51汇编语言指令集符号定义表 - 范文中心

51汇编语言指令集符号定义表

01/17

51汇编语言指令集

符号定义表

符号 含义

Rn R0~R7寄存器n=0~7

Direct 直接地址,内部数据区的地址RAM(00H~7FH)

SFR(80H~FFH) B,ACC,PSW,IP,P3,IE,P2,SCON,P1,TCON,P0

@Ri 间接地址Ri=R0或R1 8051/31RAM地址(00H~7FH) 8052/32RAM地址(00H~FFH)

#data 8位常数

#data16 16位常数

Addr16 16位的目标地址

Addr11 11位的目标地址

Rel 相关地址

bit 内部数据RAM(20H~2FH),特殊功能寄存器的直接地址的位

指令介绍

指令 字节 周期 动作说明

算数运算指令

1.ADD A,Rn 将累加器与寄存器的内容相加,结果存回累加器

2.ADD A,direct 将累加器与直接地址的内容相加,结果存回累加器

3.ADD A,@Ri 将累加器与间接地址的内容相加,结果存回累加器

4.ADD A,#data 将累加器与常数相加,结果存回累加器

5.ADDC A,Rn 将累加器与寄存器的内容及进位C相加,结果存回累加器

6.ADDC A,direct 将累加器与直接地址的内容及进位C相加,结果存回累加器

7.ADDC A,@Ri 将累加器与间接地址的内容及进位C相加,结果存回累加器

8.ADDC A,#data 将累加器与常数及进位C相加,结果存回累加器

9.SUBB A,Rn 将累加器的值减去寄存器的值减借位C,结果存回累加器

10.SUBB A,direct 将累加器的值减直接地址的值减借位C,结果存回累加器

11.SUBB A,@Ri 将累加器的值减间接地址的值减借位C,结果存回累加器

12.SUBB A,#data 将累加器的值减常数值减借位C,结果存回累加器

13.INC A 将累加器的值加1

14.INC Rn 将寄存器的值加l

15.INC direct 将直接地址的内容加1

16.INC @Ri 将间接地址的内容加1

17.INC DPTR 数据指针寄存器值加1

说明:将16位的DPTR加1,当DPTR的低字节(DPL)从FFH溢出至00H时,会使高字节(DPH)加1,不影响任何标志位

18.DEC A 将累加器的值减1

19.DEC Rn 将寄存器的值减1

20.DEC direct 将直接地址的内容减1

21.DEC @Ri 将间接地址的内容减1

22.MUL AB 将累加器的值与B寄存器的值相乘,乘积的低位字节存回累加器,高位字

节存回B寄存器

说明:将累加器A和寄存器B内的无符号整数相乘,产生16位的积,低位字节存入A,高位字节存入B寄存器。如果积大于FFH,则溢出标志位(OV)被设定为1,而进位标志位为0

23.DIV AB 将累加器的值除以B寄存器的值,结果的商存回累加器,余数存回B寄存器 说明:无符号的除法运算,将累加器A除以B寄存器的值,商存入A,余数存入B。执行本指令后,进位位(C)及溢出位(OV)被清除为0

24.DA A 将累加器A作十进制调整,

若(A) 3-0>9或(AC)=1,则(A) 3-0←(A)3-0+6

若(A) 7-4>9或 (C)=1,则(A) 7-4←(A)7-4+6

逻辑运算指令

25.ANL A,Rn 将累加器的值与寄存器的值做AND的逻辑判断,结果存回累加器

26.ANL A,direct 将累加器的值与直接地址的内容做AND的逻辑判断,结果存回累加器

27.ANL A,@Ri 将累加器的值与间接地址的内容做AND的逻辑判断,结果存回累加器

28.ANL A,#data 将累加器的值与常数做AND的逻辑判断,结果存回累加器

29.ANL direct,A 将直接地址的内容与累加器的值做AND的逻辑判断,结果存回该直接地址

30.ANL direct,#data 将直接地址的内容与常数值做AND的逻辑判断,结果存回该直接地址

31.ORL A,Rn 将累加器的值与寄存器的值做OR的逻辑判断,结果存回累加器

32.ORL A,direct 将累加器的值与直接地址的内容做OR的逻辑判断,结果存回累加器

33.ORL A,@Ri 将累加器的值与间接地址的内容做OR的逻辑判断,结果存回累加器

34.ORL A,#data 将累加器的值与常数做OR的逻辑判断,结果存回累加器

35.ORL direct,A 将直接地址的内容与累加器的值做OR的逻辑判断,结果存回该直接地址

36.ORL direct,#data 将直接地址的内容与常数值做OR的逻辑判断,结果存回该直接地址

37.XRL A,Rn 将累加器的值与寄存器的值做XOR的逻辑判断,结果存回累加器

38.XRL A,direct 将累加器的值与直接地址的内容做XOR的逻辑判断,结果存回累加器

39.XRL A,@Ri 将累加器的值与间接地扯的内容做XOR的逻辑判断,结果存回累加器

40.XRL A,#data 将累加器的值与常数作XOR的逻辑判断,结果存回累加器

41.XRL direct,A 将直接地址的内容与累加器的值做XOR的逻辑判断,结果存回该直接地址

42.XRL direct,#data 将直接地址的内容与常数的值做XOR的逻辑判断,结果存回该直接地址

43.CLR A 清除累加器的值为0

44.CPL A 将累加器的值反相

45.RL A将累加器的值左移一位

46.RLC A 将累加器含进位C左移一位

47.RR A 将累加器的值右移一位

48.RRC A 将累加器含进位C右移一位

49.SWAP A 将累加器的高4位与低4位的内容交换。(A)3-0←(A)7-4

数据转移指令

50.MOV A,Rn 将寄存器的内容载入累加器

51.MOV A,direct 将直接地址的内容载入累加器

52.MOV A,@Ri 将间接地址的内容载入累加器

53.MOV A,#data 将常数载入累加器

54.MOV Rn,A 将累加器的内容载入寄存器

55.MOV Rn,direct 将直接地址的内容载入寄存器

56.MOV Rn,gdata 将常数载入寄存器

57.MOV direct,A 将累加器的内容存入直接地址

58.MOV direct,Rn 将寄存器的内容存入直接地址

59.MOV direct1, direct2将直接地址2的内容存入直接地址1

60.MOV direct,@Ri将间接地址的内容存入直接地址

61.MOV direct,#data将常数存入直接地址

62.MOV @Ri,A将累加器的内容存入某间接地址

63.MOV @Ri,direct 将直接地址的内容存入某间接地址

64.MOV @Ri,#data 将常数存入某间接地址

65.MOV DPTR,#data16 将16位的常数存入数据指针寄存器

66.MOVC A,@A+DPTR 1 2 (A) ←((A)+(DPTR))

累加器的值再加数据指针寄存器的值为其所指定地址,将该地址的内容读入累加器

67.MOVC A,@A+PC 1 2 (PC)←(PC)+1;(A)←((A)+(PC))累加器的值加程序计数器的值作为其所指定地址,将该地址的内容读入累加器

68.MOVX A,@Ri 将间接地址所指定外部存储器的内容读入累加器(8位地址)

69.MOVX A,@DPTR 将数据指针所指定外部存储器的内容读入累加器(16位地址)

70.MOVX @Ri,A 将累加器的内容写入间接地址所指定的外部存储器(8位地址)

71.MOVX @DPTR,A 将累加器的内容写入数据指针所指定的外部存储器(16位地址)

72.PUSH direct 将直接地址的内容压入堆栈区

73.POP direct 从堆栈弹出该直接地址的内容

74.XCH A,Rn 将累加器的内容与寄存器的内容互换

75.XCH A,direct 将累加器的值与直接地址的内容互换

76.XCH A,@Ri 将累加器的值与间接地址的内容互换

77.XCHD A,@Ri 将累加器的低4位与间接地址的低4位互换

布尔代数运算

78.CLR C 清除进位C为0

79.CLR bit 清除直接地址的某位为0

80.SETB C 设定进位C为1

81.SETB bit 设定直接地址的某位为1

82.CPL C 将进位C的值反相

83.CPL bit 将直接地址的某位值反相

84.ANL C,bit 将进位C与直接地址的某位做AND的逻辑判断,结果存回进位C

85.ANL C,/bit 将进位C与直接地址的某位的反相值做AND的逻辑判断,结果存回进位C

86.ORL C,bit将进位C与直接地址的某位做OR的逻辑判断,结果存回进位C

87.ORL C,/bit 将进位C与直接地址的某位的反相值做OR的逻辑判断,结果存回进位C

88.MOV C,bit 将直接地址的某位值存入进位C

89.MOV bit,C 将进位C的值存入直接地址的某位

90.JC rel若进位C=1则跳至rel的相关地址

91.JNC rel 若进位C=0则跳至rel的相关地址

92.JB bit,rel 若直接地址的某位为1,则跳至rel的相关地址

93.JNB bit,rel 若直接地址的某位为0,则跳至rel的相关地址

94.JBC bit,rel 若直接地址的某位为1,则跳至rel的相关地址,并将该位值清除为0 程序跳跃

95.ACALL addr11 调用2K程序存储器范围内的子程序

96.LCALL addr16 调用64K程序存储器范围内的子程序

97.RET 从子程序返回

98.RETI 从中断子程序返回

99.AJMP addr11 绝对跳跃(2K内)

100.LJMP addr16 长跳跃(64K内)

101.SJMP rel 短跳跃(2K内)-128~+127字节

102.JMP @A+DPTR 跳至累加器的内容加数据指针所指的相关地址

103.JZ rel 累加器的内容为0,则跳至rel所指相关地址

104.JNZ rel 累加器的内容不为0,则跳至rel所指相关地址

105.CJNE A,direct,rel 将累加器的内容与直接地址的内容比较,不相等则跳至rel所指的相关地址

106.CJNE A,#data,rel 将累加器的内容与常数比较,若不相等则跳至rel所指的相关地址 107.CJNE @Rn,#data,rel 将寄存器的内容与常数比较,若不相等则跳至rel所指的相关地址

108.CJNE @Ri,#data,rel 将间接地址的内容与常数比较,若不相等则跳至rel所指的相关地址

109.DJNZ Rn,rel 将寄存器的内容减1,不等于0则跳至rel所指的相关地址

110.DJNZ direct,rel 将直接地址的内容减1,不等于0则跳至rel所指的相关地址 111.NOP 无动作


相关内容

  • 汇编语言课后习题及答案 按章节 超全面
    `00第一章课外练习题 一.单项选择题: 1.从键盘输入的字符,在计算机内存储的是它的( A ) (A)二进制编码 (B)四进制编码 (C)八进制编码(D)十六进制编码 2.6位无符号二进制数能表示的最大十进制数是( B ). (A) 64 ...
  • 汇编语言试题库
    汇编语言2005-2006学年第二学期期末考试复习题及参考答案 一.填空 1.十进制数369转换成二进制数为()2,转换成十六进制数为()16. 2.计算机中的指令由(操作码)和(地址码)两部分组成. 3.8086的地址总线有20根,寻址范 ...
  • 单片微机原理及应用 徐春辉第5章 习题答案
    练习与思考题5 1. 用于程序设计的语言分为哪几种?它们各有什么特点? 答:51系列单片机的编程语言可以分为汇编语言和高级语言(如C语言)两种,各自的特 2. 说明伪指令的作用."伪"的含义是什么?常用的伪指令有哪些?其 ...
  • 三菱PLC可编程控制器教材
    第一章 可编程控制器概况 可编程控制器(PROGRAMMABLE CONTROLLER,简称PC ).与个人计算机的 PC 相区别,用PLC 表示. PLC 是在传统的顺序控制器的基础上引入了微电子技术.计算机技术.自 动控制技术和通讯技术 ...
  • 安健环标识标志设置标准(第一部分)
    安健环标识/标志设置标准 1 目 录 前 言 ................................................................................................. ...
  • Linux内核动态跟踪-SYstemTap
    导读 :Sloaris中的Dtrace技术曾获<华尔街杂志>2 006技术创新大奖中的金奖.在2005年底,Sun在清华大学举办了Sloaris技术讲座,其中的Dtrace技术,让人耳目一新,它让技术人员摆脱了苦苦阅读静态源代码 ...
  • 自动化专业英语翻译
    B 计算机与网络基础 计算机系统的组成 在说明了什么是计算机之后,让我们在来看一下计算机的定义:计算机是一种能接收.存储和处理数据,并能产生输出结果的快速.精确的符号加工系统,这一系统是在存储指令程序控制下工作的.本文说明为什么计算机是一个 ...
  • 信息技术与计算机文化
    第一章 信息技术与计算机文化 1.1 信息与信息技术 1.1.1 信息与数据 所谓数据,是指存储在某种媒体上可以加以鉴别的符号资料.这里所说的符号,不仅指文字.字母.数字,还包括了图形.图像.音频与视频等多媒体数据.由于描述事物的属性必须借 ...
  • 11秋[ 编译原理]
    考生答题情况 -------------------------------------------------------------------------------- 作业名称:11秋< 编译原理>第一次作业 出 卷 人 ...