一、单项选择题(将备选答案中正确答案的代号填入括号中。每小题3分,共 24分): 1.和十进制数(25.25)10相等的二进制数是( )2。
(a )11001.01 (b )100110. 1 (c )11001. 1 (d )100110.01 2. 若变量取值为“01001”时使最小项的值为“1”;则此最小项是( )。 (a )ABCDE (b ) (c ) (d ) 3. 下列器件中,属于集成数据选择器的是( )。
(a )74LS00 (b )74LS151 (c )74LS194 (d )74LS161 4. VHDL属于( )。
(a )软件描述语言 (b )硬件描述语言 (c )flash 语言 (d )逻辑代数 5. 右示器件,若要实现Y =B , 则A = ( ) 。
(a )0 (b )1 (c )接地 (d )与B 端并联 6.A/D转换中的取样定理的数学表达式是( )。
(a )f s ≥ f imax (b )f s ≥2 f imax (c )f s ≥5 f imax (d )f s ≥10 f imax 7. 下列器件中,不属于PLD 的是( )。
(a )ROM (b )PLA (c )FPGA (d )ISP 器件 8. 右示电路,Y=( )。
(a )ABC (b )ABC (c )AC (d )BC
Y
二、填空题(每空2分,共18 分):
1. 多谐振荡器有有 个稳定状态。
2. 一个完整的VHDL 语言,通常应包括 3. 一个12位的D/A转换器,其分辨率为。 4. 已知F (A , B , C , D ) =BD , 则该式中包含有个最小项。 5. 右图是由555集成定时器构成的多谐振荡器。 它的振荡频率f 使其输出为方波,则应满足条件 。
三、化简(每小题6分,共12分): 1. 用公式法化简 Y 1=C +
A B +B C D +
A B D
CC
R R
1
2. 用卡诺图化简 Z (A , B , C , D ) =(2,4,6,7,12,15)+d (0,1,3,8,9,11)m 四、(12分)分析右图,写出Y 的表达式;并用最少的与非门来实现此电路的功能,画出逻
辑图。
∑∑
2
五、(10分)试用74LS138和与非门设计一个全加器。
要求:写出表达式;画出接线图。
(74LS138的符号见右图,可直接在图上画出接线) Y 0 Y 1 Y 2 Y 3 Y 4 Y 5 Y 6 Y 7 74LS138
ST A ST B ST C A 0 A 1 A 2
六、(12分)分析题图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。
3
七、(12分)试用集成同步四位二进制计数器
74LS161和必要的门电路实现十二进制 计数器;画出接线图。(方法任意。 74LS161符号如右图)
4
CT T Q 3 Q 2 Q 1
Q 0
CT P 74LS161
CP
CR LD
D 3 D 2 D 1 D 0